El POWER5 es un microprocesador desarrollado por IBM. Es una variante mejorada del altamente exitoso POWER4. Los cambios principales son el soporte para Simultaneous multithreading (SMT) (multihilo simultáneo) y un controlador de memoria en la pastilla. Cada CPU soporta 2 hilos. Puesto que es un chip multinúcleo, con 2 CPUs físicos, cada chip soporta 4 hilos lógicos. El POWER5 puede ser empaquetado en un dual chip module (DCM) (módulo de chip dual), con un chip de doble núcleo por módulo, o un Multi-Chip Module (MCM) (módulo multichip) con 4 corechips duales por módulo. El POWER5+, presentado el tercer trimestre de 2005, se empaqueta en un QCM de 2 chips de doble núcleo.
A partir de los procesadores POWER5 los sistema de particiones de IBM (LPAR) pueden crear lo que son las microparticiones, que es cuando un sistema virtualizado utiliza solo un porcentaje del procesador.
Véase también
Enlaces externos
- Real World Technologies: Midiendo los Super Heavyweight (los superpesados), una comparación y análisis del POWER5 y del Montecito, que explica los principales cambios entre el POWER4 al POWER5, junto con estimados de desempeño